编辑: 我不是阿L | 2019-07-11 |
5 例试卷 【认证说明与注意事项】
一、本项考试为操作题,所需总时间为
100 分钟,时间结束前需完成所有考试 动作.成绩计算满分为
100 分,合格分数为
70 分.
二、操作题为三大题,第一大题
20 分,第二大题
30 分,第三大题
50 分,共计100 分.
三、操作题所需的档案皆於 C:\ANS.CSF 资料夹内读取.题目存档方式,请依 题目指示储存於 C:\ANS.CSF 资料夹,测验结束前必须自行存档,并 关闭 OrCAD 16.5,档案名称错误或未自行存档者,均不予计分.
四、操作题每大题之各评分点彼此均有相互关联,作答不完整,将影响 各评分点之得分,请特别注意.题意内未要求修改之设定值,以原 始设定为准,不需另设.
五、试卷内
0 为阿拉伯数字,O 为英文字母,作答时请先确认.所有滑 鼠左右键位之订定,以右手操作方式为准,操作者请自行对应键位.
六、有问题请举手发问,切勿私下交谈. 例试卷:C03-0001 Page 2/14 壹、操作题 100% (第一题
20 分、第二题
30 分、第三题
50 分) 请依照试卷指示作答并存档,时间结束前必须完全跳离 OrCAD 16.5. 一. DUAL-SOURCE 1.作答须知: (1) 请至 C:\ANS.CSF\CA01 目录开启 CAD01.opj,依设计项目作答,完 成之电路图档请以原路径、原档名储存. (2) 使用元件快取(Design Cache)资料夹内的所需元件完成电路绘制. (3) PSpice 实际呈现之座标与格点会因波形视窗之缩放而略有不同. 2.设计项目: (1) 开启 SCHEMATIC1 资料夹底下的 PAGE1 电路图,参考【附图一】完 成电路绘制,图面上需包含「VOUT1」与「VOUT2」两个网路别名 (Net Alias) ,均已用灰体字标注. (2) 执行时域(Time Domain)分析,间距设定为 100ms~300ms,Maximum Step Size 设定为 1ms. (3) 自行设计【附图一】灰色虚框内的元件与元件值,之后执行模拟(Run) ,并选择「Window/Copy to Clipboard/ make window and plot backgrounds transparent」 ,将以下两条波形分开显示在同一张图上, 并将图形分别贴至 Pic.doc 档里所对应的描述之下. A.「VOUT1」显示出之结果应与【附图二】一致. B.「VOUT2」显示出之结果应与【附图二】一致. 例试卷:C03-0001 Page 3/14 3.输出结果参考图: 【附图一】 例试卷:C03-0001 Page 4/14 Time 100ms 120ms 140ms 160ms 180ms 200ms 220ms 240ms 260ms 280ms 300ms V(VOUT2) -4.0V 0V 4.0V 8.0V 0V 2.5V 5.0V SEL>
>
V(VOUT1) 【附图二】 例试卷:C03-0001 Page 5/14 4.评分项目: 设计项目 配分得分(1)
3 (2)
1 (3) A
10 (3) B
6 总分20 例试卷:C03-0001 Page 6/14 二. 两级 RC 阻容耦合放大器 1. 作答须知: (1) 请至 C:\ANS.CSF\CA02 目录开启 CAD02.opj,依设计项目作答,完 成之电路图档请以原路径、原档名储存. (2) 使用元件快取(Design Cache)资料夹内的所需元件完成电路绘制. (3) PSpice 实际呈现之座标与格点会因波形视窗之缩放而略有不同. 2. 设计项目: (1) 开启 SCHEMATIC1 资料夹底下的 PAGE1 电路图,参考【附图一】完 成电路绘制,图面上需包含「1」~「8」与「OUT」九个网路别名(Net Alias) ,均已用灰体字标注. (2) 执行交流(AC Sweep/Noise)分析,频率设定为 10Hz~1GHz,间距设 定为
10 Points/Decade. (3) 自行设计【附图一】灰色方框内的电路图,之后执行模拟(Run) ,并 选择「Window/Copy to Clipboard/make window and plot backgrounds transparent」 ,将以下两张波形图形贴至 Pic.doc 档里所对应的描述之 下. A.电路输入阻抗(Ri)显示出之结果应与【附图二】一致. B.电压增益(Av)显示出之结果应与【附图三】一致. 例试卷:C03-0001 Page 7/14 3. 输出结果参考图: R6 47k