编辑: 飞翔的荷兰人 2018-11-16
EDA综合课程设计 本章简述了EDA技术的发展及其主要构成,使我们对EDA技术的全貌、构成要素及其工程设计过程有一个全面的了解.

基本要求

一、 EDA-V型实验系统介绍

二、总结报告与注意事项 EDA综合课程设计

(一) EDA综合课程设计

(二) EDA综合课程设计

(三) EDA综合课程设计

(四) EDA综合课程设计

(五) EDA综合课程设计

(六)

一、EDA-V型实验系统介绍 系统整体结构图如图所示.

2、将要用到的主要模块 (1)8位七段数码管显示模块8位七段数码管显示模块如图所示.

1、系统整体结构图 数码管为共阴数码管.本模块的输入口共有11个,其中8个段信号输入口,分别为a、b、c、d、e、f、g、dp;

3个位信号输入口,分别为sel

0、 sel

1、 sel2.其中sel

0、 sel

1、 sel2位于16*16点阵模块区,它们经3-8译码器后送给数码管作位选信号,最右边为第一位,对应关系如下表: 第8位亮

0 0

0 第7位亮

1 0

0 第6位亮

0 1

0 第5位亮

1 1

0 第4位亮

0 0

1 第3位亮

1 0

1 第2位亮

0 1

1 第1位亮

1 1

1 SEL0 SEL1 SEL2 数码管状态 接口序号 (2)16*16点阵模块 8位8段共阴LED数码管显示输出扫描驱动电路和16*16LED点阵管显示屏扫描驱动电路的原理如图所示 . 行选信号为L0~L15,最上方为第一行,最右边为第一列;

列选信号为SEL0~SEL3经4-16线译码器后给出.对应关系如下表: 第16列0000第15列1000第14列0100第13列1100第12列0010第11列1010第10列0110第9列1110第8列0001第7列1001第6列0101第5列1101第4列0011第3列1011第2列0111第1列1111点亮列号 SEL0 SEL1 SEL2 SEL3 (3)CPLD/FPGA适配器接口 (5)18位拨码开关输入模块 (4)12位按键输入模块 下载该芯片时将芯片选择开关拨向CPLD. 12位按键输入模块如图所示,开关弹起时为高电平,按下时为低电平.输出口最左边对应开关K1. 开关拨向下时为低电平,拨向上时为高电平.输出口最左边对应开关D17,最右边对应开关D0. (6)蜂鸣器输出模块 信号为高电平时蜂鸣器响. (7)8*2LED灯8*2LED灯由16个发光二极管组成,给插座送入高电平,相应的LED点亮;

送入低电平,相应的LED不亮. 返回时钟信号源可产生从1.2Hz~20MHz之间的任意频率.该电路采用全数字化设计,提供的最高方波频率为20MHz,最低频率为1.2Hz,并且频率可以在这个范围内随意组合变化.整个信号源共有6个输出口(CLK0~CLK5),每个输出口输出的频率各不相同,通过JP1~JP11这11组跳线来完成设置.具体设置方案见实验指导书. (8)可调数字信号源

二、总结报告与注意事项 严禁带电插拔"JTAG"下载电缆!为了安全地使用下载电缆,防止损坏下载电缆中的器件和计算机主板的并口,应在计算机及实验箱均断电的情况下,插入或拔出下载电缆.

1、实验注意事项 确认完全断电――下载电缆并口与计算机并口相连――下载电缆JTAG口与实验箱的JTAG口相连――接通实验箱电源――接通计算机电源;

插入下载电缆的步骤: 拔出下载电缆的步骤: 关闭实验箱电源――拔下JTAG电缆插头――实验箱内部连线――接通实验箱电源――进行功能验证. 测试完毕,先断掉EDA实验箱的电源,再把JTAG电缆的小插头插入实验箱的JTAG插座,然后接通实验箱电源,准备下一次的设计下载. 内容:总结报告应至少包括以下内容:(1)封面、前言、目录、任务书(合作人、分工方案);

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题