编辑: 阿拉蕾 2019-07-17

1986年,他对VerilogHDL的发展义作出了另一个巨大的贡献:提出了用于快速门级仿真的XL算法.

1 /

4 随着Verilog-XL算法的成功,VerilogHDL语言得到迅速发展.1989年,Cadence公司收购了GDA公司,VerilogHDL语 言成为Cadence公司的私有财产.1990年,Cadence公司决定公开VerilogHDL语言,于是成立了OVI(OpenVerilogInterna Uonal)组织,负责促进VerilogHDL语言的发展.基于VerilogHDL的优越性,IEEE于1995年制定了VerilogHDL的IEEE标准,即VerilogHDL1364-1995;

2001年发布了VerilogHDL1364-2001标准.在这个标准中,加入了VerilogHDL-A标准 ,使Verilog有了模拟设计描述的能力. 2.3Superlog 开发一种新的硬件设计语言,总是有些冒险,而且未必能够利用原来对硬件开发的经验.能不能在原有硬件描述语言 的基础上,结合高级语言c、c++甚至Java等语言的特点,进行扩展,达到一种新的系统级设计语言标准呢? Superlog就是在这样的背景下研制开发的系统级硬件描述语言.Verilog语言的首创者PhilMoorby和PeterFlake等硬什描 述语言专家,在一家叫Co-DesignAutomation的EDA公司进行合作,开始对Verilog进行扩展研究.1999年,Co-Desig n公司发布了SUPERLOGTM系统设计语言,同时发布了两个开发工具:SYSTEMSIMTM和SYSTEMEXTM.一个用于 系统级开发,一个用于高级验证.2001年,Co-Design公司向电子产业标准化组织Accellera发布了SUPERLOG扩展综 合子集ESS,这样它就可以在今天Verilog语言的RTL级综合子集的基础上,提供更多级别的硬件综合抽象级,为各种 系统级的EDA软件工具所利用, 至今为止.已超过15家芯片设计公司用Superlog来进行芯片设计和硬件开发.Superlog是一种具有良好前景的系统级硬 件描述语言.但是不久前,由于整个IT产业的滑坡,EDA公司进行大的整合,Co-Design公司被Synopsys公司兼并, 形势又变得扑朔迷离.2.4SystemC 随着半导体技术的迅猛发展,SoC已经成为当今集成电路设计的发展方向.在系统芯片的各个设计中,像系统定义、 软硬件划分、设计实现等,集成电路设计界一直在考虑如何满足SoC的设计要求,一直在寻找一种能同时实现较高层 次的软件和硬件描述的系统级设计语言. systemC正是在这种情况下,由Synopsys公司和CoWare公司积极响应目前各方对系统级设计语言的需求而合作开发的 .1999年9月27日,40多家世界著名的EDA公司、lP公司、半导体公司和嵌入式软件公司宣布成立 开放式SystemC联盟 .著名公司Cadence也于2001年加入了systemC联盟.SystemC从1999年9月联盟建立初期的0.9版本开始更新,从1.0 版到1.1版,一直到2001年10月推出了最新的2,0版.

3、各种HDL语言的体系结构和设计方法 3.1SystemC 实际使用中,systemc由一组描述类库和一个包含仿真核的库组成.在用户的描述程序中,必须包括相应的类库,可 以通过通常的ANSIc++编译器编译该程序.SystemC提供了软件、硬件和系统模块.用户可以在不同的层次上自由选 择.建立自己的系统模型,进行仿真、优化、验证、综合等等. 3.2Supeflog Superlog集合了Verilog的简洁、c语言的强大、功能验证和系统级结构设计等特征,是一种高速的硬件描述语言. ①Verilog95和Verilog2K.Superlog是VerilogHDL的超集,支持最新的Verilog2K的硬件模型. ②c和c++语言.Superlog提供c语言的结构、类型、指针,同时具有C++面对对象的特性. ③Superlog扩展综合子集ESS.ESS提供一种新的硬件描述的综合抽象级. ④强大的验证功能.自动测试基准,如随机数据产生、功能覆盖、各种专有检查等. Superlo........

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题