编辑: 此身滑稽 2014-04-25

1 μA IIL 低电平输入电流 ― ― ―

1 μA CI 输入电容值 ― ―

5 ― pF 数字输出 VOH 高电平输出电压 IOH=1mA DVDD-0.5 ― ― V VOL 低电平输出电压 IOL=1mA ― ― 0.5 V IOZ 高阻抗输出电流 ― ― ―

1 μA Rev. 1.30

4 2017-12-15 HT82V48 AVDD=DVDD=3.3V, AVSS=DVSS=0V, Ta=25°C, ADCK=60MHz ( 除非另有说明 ) 符号 参数 测试条件 最小 典型 最大 单位 整体系统规格 ( 包括 16-bit ADC, PGA, 偏置及 SHA 功能 ) 最高转换率 ― ―

60 ― MSPS 输入电压满刻度范围 LOR=0;

最大增益 ― 0.33 ― VP-P LOR=0;

最小增益 ― 3.03 ― VP-P LOR=1;

最大增益 ― 0.20 ― VP-P LOR=1;

最小增益 ― 1.82 ― VP-P VIN 输入信号限度 ― AVSS-0.3 ― AVDD+0.3 ― 转换误差满刻度 增益 = 0dB ―

30 ― mV 转换误差零刻度 增益 = 0dB ―

30 ― mV DNL 非线性微分 ― ―

2 ― LSB INL 非线性积分 ― ―

50 ― LSB 通道到通道增益匹配 ― ― 1.5 ― % 总输出噪声 最小增益 ―

30 ― LSBrms 最大增益 ―

300 ― LSBrms 参考 VRT 参考电压上限 LOR=0 1.95 2.05 2.25 V LOR=1 ― 1.85 ― V VRB 参考电压下线 LOR=0 0.95 1.05 1.25 V LOR=1 ― 1.25 ― V CML 输入回归偏压 ― ― 1.5 ― V VRTB 差分参考电压 LOR=0 0.90 1.0 1.10 V LOR=1 ― 0.6 ― V 钳位 (CLP) DAC 分辨率 ― ―

4 ― bits VCSTEP 步长 CRNG=0 ― 0.173 ― V/step CRNG=1 ― 0.11 ― VCBOT 代码 0h 的输出电压 ― ― 0.4 ― V VCTOP 代码 Fh 的输出电压 CRNG=0 ― 2.76 ― V CRNG=1 ― 2.05 ― DNL 非线性微分 ― -0.5 ― +0.5 LSB INL 非线性积分 ― ― +/-1 ― LSB 偏置 DAC 分辨率 ― ―

8 ― bits 步长 ― ― 2.274 ― mV/step 输出电压 代码 0x00 ― -290 ― mV 代码 0xFF ― +290 ― mV 可编程增益放大器 分辨率 ― ―

9 ― bits 增益等式 ― 0.67 + PGA[8:0]*5.35 /

511 V/V GMAX 每个通道的最大增益 ― ― 6.0 ― V/V GMIN 每个通道的最小增益 ― ― 0.65 ― V/V Rev. 1.30

5 2017-12-15 HT82V48 符号 参数 测试条件 最小 典型 最大 单位 通道匹配 ― ―

5 15 % A/D 转换器 分辨率 ― ―

16 ― bits 速度 ― ―

60 ― MSPS 输入电压满刻度范围 LOR=0 ―

2 ― V LOR=1 ― 1.2 ― V 数字输入 VIH 高电平输入电压 ― 0.7*DVDD ― ― V VIL 低电平输入电压 ― ― ― 0.2*DVDD V IIH 高电平输入电流 ― ― ―

1 μA IIL 低电平输入电流 ― ― ―

1 μA CI 输入电容值 ― ―

5 ― pF 数字输出 VOH 高电平输出电压 IOH=1mA DVDD-0.5 ― ― V VOL 低电平输出电压 IOL=1mA ― ― 0.5 V IOZ 高阻抗输出电流 ― ― ―

1 μA 数字输入 / 输出引脚 VIH 应用高电平输入电压 ― 0.7*DVDD ― ― V VIL 应用低电平输入电压 ― ― ― 0.2*DVDD V VOH 高电平输出电压 IOH=1mA DVDD-0.5 ― ― V VOL 低电平输出电压 IOL=1mA ― ― 0.5 V IIL 低电平输入电流 ― ― ―

1 μA IIH 高电平输入电流 ― ― ―

1 μA IOZ 高阻抗输出电流 ― ― ―

1 μA 电源电流 总电源电流 ― ―

290 ― mA 模拟电源电流 ― ―

240 ― mA 数字电源电流 ― ―

50 ― mA 暂停模式 ― ―

400 ― μA Rev. 1.30

6 2017-12-15 HT82V48 交流电气特性 AVDD=DVDD=3.3V, AVSS=DVSS=0V, Ta=25°C, ADCK=60MHz ( 除非另有说明 ) 符号 参数 测试条件 最小 典型 最大 单位 时钟参数 tADCK ADCK 时钟周期 ― 16.67 ― ― ns DUTY ADCK 占空比 ―

45 50

55 % tSSH SH 建立时间 ―

0 ―

4 ns tHSH SH 保持时间 ―

0 ―

4 ns tSH SH 宽度 ― ― 1/2 ― ADCK 串行控制接口 tSSCK SCK 建立时间 ―

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题