编辑: 枪械砖家 | 2013-04-25 |
7 图五 符号 输入/输出管脚名称 /CS 输入 芯片选择输入脚(低电平选中) DO 输出 数据输出脚. WP 输入 写保护脚, (高电平保护) GND 接地脚 DIO 输入/输出数据输入输出脚 CLK 输入 串行数据输入脚 /HOLD 输入 锁定脚(此脚可不需复位芯片而临时停止与 SPI flash 的串行 通讯) VCC 供电脚(2.7V-3.6V) 2:程序存储器部分的电路原理图 R426 NC/10k SAR3 Flash WP PIN: Flash WP PIN: Flash WP PIN: Flash WP PIN: PWM0,PWM3,SAR3 PWM0,PWM3,SAR3 PWM0,PWM3,SAR3 PWM0,PWM3,SAR3 SPI_CZ SPI_DI SPI_DO SPI_CK WP_FLASH C363 0.1uF R52 10K R424 NC CE#
1 SO
2 WP#
3 VSS
4 SI
5 SCK
6 HOLD#
7 VDD
8 U42 EN25F16-100/PMC25L160 C364 0.1uF +3.3Vstb +3.3Vstb 图六 3:原理图解析 供电:待机 3.3V_SB 给U42 的第八脚供电,U42 的第四脚接地. 写保护:U42 的写保护(WP#)脚一端接上拉电阻 R426,另一端连接到主芯片 的第
155 脚上,此脚的高低受软件控制.高电平执行 WRSR(写状态寄 存器)指令,低电平时与 BPL(块保护锁定)寄存器共同决定写的状态.
8 图七 挂起保持:此脚(HOLD#)直接拉高,即不使用保持功能. 4:工作状态说明 待机状态:待机状态时 SCK 的频率为 14MHz. 开机状态:开机状态时 SCK 的频率为 36MHz. 可依此判断 flash 的工作频率是否正确.
四、8M*16 位DDR 主芯片在工作时会处理大量的数据并产生大量的中间结果, 而这些数据需要一个临时仓 库做为中转仓,这个中转仓必需有足够大的存取速度和容量,但断电后不要求保存,DRAM、 SDRAM、DDR SDRAM等都可以作为这一个仓库.这个仓库有着至关重要的作用,一旦这个仓库 受到损坏将使中转的东西发生 变质 ,导致输出给屏显示的东西发生 变质 ,则发生 花屏 、 颜色错乱 等显示错误. 8M20数字板U12采用Hynix生产的DDR SDRAM(Double Data Rate SDRAM的缩写,双倍速 率同步动态随机存储器) HY5DU281622FTP, 其大小为128Mbit, 时钟速率为250MHz, 采用2.5V 供电. 其管脚定义见图十:
9 图十
五、高频头 8M20 系列机芯采用了成都旭光公司生产的 HFT-8B/115CW 型高频头 5221-380115-0H00, 它采用频率合成的选台方式,覆盖了全增补电视频道,兼容 PAL 和NTSC 制式.具体介绍如 下: 管脚 管脚类型 简单描述 CK、 /CK Input 差分对时钟输入 CKE Input 时钟使能输入 /CS Input 对除了CK、/CK、CKE、DQS、DM的其他输入端的使能输入 BA
0、BA1 Input 扇区地址输入 A[0..11] Input 地址输入 /RAS、/CAS、/WE Input 各命令输入 DM(LDM、UDM) Input 数据输入屏蔽,用于字节的读写 DQS(LDQS、UDQS) I/O 数据输入/输出选通;
LDQS相应DQ[0..7],UDQS相应DQ[8..15] DQ[0..15] I/O 数据输入/输出脚 VDD VSS Supply 内部电路和输入缓存供电 VDDQ VSSQ Supply 输出缓存和噪声抑制电路供电 VREF Supply 输入SSTL接口参考电压 NC No Con 无连接
10 1:高频头引脚说明 注意:本机芯的第三脚(地址选择脚)必须接地. 2:基本参数介绍 1) 接收制式:PAL D/K,I,BG;
NTSC M 制2) 频道转换系统: 频率合成 (PLL SYSTEM) 3) 调谐制式: 频率合成方式 (PLL IIC) 4) 中频频率: PIF : 图像中频 38MHZ CIF : 色副载波中频 33.57MHZ SIF : 伴音中频 31.5MHZ 5) 接收频道划分: VHL: 49.75MHZ144.25MHZ VHF: 152.25MHZ424.25MHZ UHF: 432.25MHZ863.25MHZ 6) 输入阻抗: 75Ω 输出阻抗: 75Ω
3 3
3 3:工作原理 高频头的工作原理可以分为:输入回路,高放,级间双调谐回路(即高放输出和混频输 入回路) ,本振,混频和中频输出电路