编辑: 捷安特680 2016-05-26
CY8C20x46, CY8C20x66 CapSense? 应用 Cypress Semiconductor Corporation ?

198 Champion Court ? San Jose, CA 95134-1709 ? 408-943-2600 文档编号:001-50429 修订版 ** 修订时间

2008 年12 月31 日 特性 低功耗 CapSenseTM 模块 ? 可配置电容感应元件 ? 支持 CapSense 按钮、滑条、触摸板、触摸屏和接近感应 强大的 Harvard 体系架构处理器 ? M8C 处理器速度可达

24 MHz ? 高速度低功耗 ? 中断控制器 ? 1.

71V 到5.5V 工作电压 ? 温度范围:-40°C 到+85°C 灵活的片上存储器 ? 两种程序存储器供选择 ? CY8C20x46:16K 闪存 ? CY8C20x66:32K 闪存 ? 50,000 次擦除/写入 ?

2048 字节 SRAM 数据存储 ? 局部闪存更新 ? 灵活的保护模式 ? 系统内串行编程 (ISSP) 全速 USB (12 Mbps) ? 八个单向端点 ? 一个双向控制端点 ? 符合 USB 2.0 规范 ? 专用

512 字节缓冲区 ? 内部 3.3V 输出调节器 ? 仅在

48 引脚 QFN 和48 引脚 SSOP 封装器件提供 USB ? 启用 USB 时的工作电压: ? 3.15 到3.45V (供电电压约为 3.3V) ? 4.35 到5.25V (供电电压约为 5.0V) 完善的开发工具 ? 免费的开发工具 (PSoC DesignerTM ) ? 功能齐全的在线仿真器和编程器 ? 全速仿真 ? 复杂的断点结构 ? 128K 跟踪内存 高精度,可编程时钟 ? 内部 ± 5.0% 6/12/24 MHz 主振荡器 ? 用于看门狗和休眠的

32 kHz 内部低速振荡器 ? 可选外部

32 kHz 晶体 ? USB 不带外部元件时,精确度为 0.25% 可编程引脚配置 ? 所有通用输入输出均采用

25 mA 灌电流 ? 所有通用输入输出均可选择上拉驱动、高阻驱动和开漏驱 动模式 ? 端口

0 和1上采用 CMOS 驱动模式 ? 通用输入输出上最多接

36 个模拟输入 ? 所有通用输入输出均可配置为输入 ? 端口

1 可选为可调节数字 IO ? 端口

1 可配置输入阈值 ? 3.0V 时,端口

1 总输出拉电流为

20 mA ? 端口

0 和15mA 拉电流 ? 端口

1 的所有通用输入输出均具备热插拔功能 通用模拟总线 ? 通用内部模拟总线 ? IO 组合可同步连接 ? 高电源抑制比比较器 ? 模拟阵列的低压差电压调节器 附加系统资源 ? I2 C 从设备 ? 可选择

50 kHz、

100 kHz 或400 kHz ? 实现不需要时钟展宽 ? 休眠模式中实现时,小于

100 μA ? 硬件地址检测 ? SPI 主设备和 SPI 从设备 ? 可配置为 46.9 kHz 到12 MHz ? 三个

16 位定时器 ? 看门狗和休眠定时器 ? 内部参考电压 ? 集成管理电路 封装选择 ?

16 引脚 3x3 x 0.6 mm QFN ?

24 引脚 4x4 x 0.6 mm QFN ?

32 引脚 5x5 x 0.6 mm QFN ?

48 引脚 7x7 x 1.0 mm QFN (仅CY8C20x66) ?

48 引脚 SSOP [+] Feedback CY8C20x46, CY8C20x66 文档编号:001-50429 修订版 ** 第2页,共33 页 方框图 CAPSENSE SYSTEM 2K SRAM Interrupt Controller Sleep and Watchdog Multiple Clock Sources Internal Low Speed Oscillator (ILO) 6/12/24 MHz Internal Main Oscillator (IMO) PSoC CORE CPU Core (M8C) Supervisory ROM (SROM) 16K/32K Flash Nonvolatile Memory SYSTEM RESOURCES SYSTEM BUS Analog Reference SYSTEM BUS Port

3 Port

2 Port

1 Port

0 CapSense Module Global Analog Interconnect 1.8/2.5/3V LDO Analog Mux Two Comparators I2C Slave SPI Master/ Slave POR and LVD USB System Resets Internal Voltage References Three 16-Bit Programmable Timers PWRSYS (Regulator) Port

4 Digital Clocks [+] Feedback CY8C20x46, CY8C20x66 文档编号:001-50429 修订版 ** 第3页,共33 页PSoC? 功能概述 PSoC? 系列含有很多具备片上控制器的混合信号阵列 器件.这 些器件旨在用一个低成本的单芯片可编程组件来取代多个传统的 基于 MCU 的组件.一个 PSoC? 器件包括可配置的模拟和数字 模块,以及可编程互连网络.此体系架构允许用户创建定制的外 设配置,以便满足每个具体应用的要求. 此外,还包含快速 CPU、闪存、 SRAM 数据内存和可配置可方便连接的 IO. 此系列器件的体系架构如上图所示,由三个主要部分组成: 内核、CapSense 模拟系统和系统资源(包括全速 USB 端口) .通 过一个常规通用总线可以将 IO 和模拟系统连接起来. 每个 CY8C20x46/CY8C20x66 PSoC? 器件都含有一个专用 CapSense 模块,此模块为电容感应应用提供感应和扫描控制电 路.依据 PSoC? 封装不同,最多可以包含

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题