编辑: 我不是阿L | 2019-01-18 |
5 5.5 V VREG2 IVREG = -5 mA, VM = 4.0 V 3.6 3.9 4.0 V *参考数据:装运前东芝未进行测试. TB67B008 系列 2015-09-11
10 译文 应用电路例 出于解释目的,可能忽略或简化部分功能块、电路或常数. 本文件所示应用电路仅供参考.在大规范生产设计阶段,必须进行全面评估. 东芝不因提供这些应用电路示例而授予任何工业产权许可. TSD RS VM U V W 马达 预驱动器 ISD 限流 电路 位置检测 COM 控制 逻辑 VREG 参考电压电路 VREG VST TIP DC 励磁 VREG/2 FST 超前角 控制 PWM控制 重启OFF时间控制 时钟 生成 TRE GND VREG VREG FPWM On 占空比 特性 控制 ADJ1 ADJ2 TSP LA VREG/2 VREG VREG ADJ0 VREG VREG SEL_ADJ n-位 计数器 强制 换向 频率 7-位AD 转换器 启动 电路 TSTEP 占空比向上时间控制 FG_OUT/ LD_OUT TEST OSCCR VREG
20 kΩ
180 pF 0.1 μF TB67B008 系列 2015-09-11
11 译文 封装尺寸 P-WQFN24-0404-0.50-004 单位: mm 重量: 0.04g (typ.) TB67B008 系列 2015-09-11
12 译文 SSOP24-P-300-0.65A 单位: mm 重量: 0.13g (typ.) Detailed diagram of tip of terminal TB67B008 系列 2015-09-11
13 译文 内容注释 1. 方块图 出于解释目的,可能忽略或简化部分方块图,电路或常数. 2. 等效电路 出于解释目的,可能简化等效电路图或忽略其中的一部分. 3. 时序图 出于解释目的,可能简化时序图. 4. 应用电路 本文件所示应用电路仅供参考.在大规范生产设计阶段,必须进行全面评估. 东芝不因提供这些应用电路示例而授予任何工业产权许可. 5. 测试电路 测试电路中的部件仅用于获取及确认装置特性.不保证这些部件和电路能防止在应用设备中发生故障或失效. IC 使用注意事项 IC 处理注意 (1) 半导体装置绝对最大额定值为一组在任何时候都不得超过的额定值.严禁超过这些额定值. 超过这些额定值会造成装置击穿,损坏或退化,并因爆炸或燃烧而使人受伤. (2) 为确保在出现过电流和/或IC 故障时不会持续通过大电流,应使用适当的电源保险丝.当在超过绝对最大额 定值的条件下使用,接线路径不对, 或者在接线或负载处产生异常脉冲噪声而造成大电流持续通过时, IC 会被 完全击穿,并导致烟雾或起火.为了尽量减小击穿时大电流流过的影响,必须进行适当的设置,例如保险丝 容量,熔断时间及插入电路的位置. (3) 如果设计包含马达线圈等感性负载,则设计中应包含保护电路,以预防开机时侵入电流产生的电流或在关机 时由反电动势产生的反向电流造成的设备故障或击穿.IC 击穿会造成伤害,烟雾或起火. 应使用带 IC 的具有内置保护功能的稳定电源.若电源不稳定,保护功能可能不操作而造成 IC 击穿.IC 击穿 会造成伤害,烟雾或起火. (4) 不得按错误的方向或不正确的方式插入装置. 保证电源的正负极端子接线正确. 否........