编辑: 元素吧里的召唤 2019-03-04

11 应用信息.14 印刷电路板布局布线.14 欠压闭锁.14 传播延迟相关参数

14 热限制和开关负载特性

14 输出负载特性.14 自举半桥操作.15 直流正确性和磁场抗扰度.15 功耗

17 隔离寿命.17 外形尺寸.18 订购指南.19 汽车应用产品.19 修订历史 2013年12月―修订版0:初始版 ADuM3224/ADuM4224 Rev.

0 | Page

3 of

20 表1. 参数 符号 最小值 典型值 最大值 单位 测试条件/注释 直流规格 输入电源电流,静态 IDDI(Q) 1.4 2.4 mA 每个通道的输出电源电流,静态 IDDO(Q) 2.3 3.2 mA 1MHz时的电源电流 VDD1 电源电流 IDD1(Q) 1.6 2.5 mA 最高1MHz,空载 VDDA /VDDB 电源电流 IDDA(Q)/IDDB(Q) 5.6 8.0 mA 最高1MHz,空载 输入电流 IIA, IIB ?1 +0.01 +1 ?A

0 V ≤ VIA, VIB ≤ VDD1 逻辑高电平输入阈值 VIH 0.7 * VDD1 V 逻辑低电平输入阈值 VIL 0.3 * VDD1 V 逻辑高电平输出电压 VOAH, VOBH VDDA/ VDDB ? 0.1 VDDA/ VDDB V IOx = ?20 mA, VIx = VIxH 逻辑低电平输出电压 VOAL, VOBL 0.0 0.15 V IOx = +20 mA, VIx = VIxL 欠压闭锁,VDDA /VDDB 供电 A级 趋正阈值 VDDAUV+, VDDBUV+ 4.1 4.4 V 趋负阈值 VDDAUV?, VDDBUV? 3.2 3.6 V 迟滞 VDDAUVH, VDDBUVH 0.5 V B级 趋正阈值 VDDAUV+, VDDBUV+ 6.9 7.4 V 趋负阈值 VDDAUV?, VDDBUV? 5.7 6.2 V 迟滞 VDDAUVH, VDDBUVH 0.7 V C级 趋正阈值 VDDAUV+, VDDBUV+ 10.5 11.1 V 趋负阈值 VDDAUV?, VDDBUV? 8.9 9.6 V 迟滞 VDDAUVH, VDDBUVH 0.9 V 输出短路脉冲电流1 IOA(SC), IOB(SC) 2.0 4.0 A VDDA/VDDB =

12 V 输出脉冲源电阻 ROA, ROB 0.3 1.1 3.0 ? VDDA/VDDB =

12 V 输出脉冲灌电阻 ROA, ROB 0.3 0.6 3.0 ? VDDA/VDDB =

12 V 开关规格 脉冲宽度2 PW

50 ns CL = 2nF,VDDA/VDDB =

12 V 最大数据速率3

1 MHz CL = 2nF,VDDA/VDDB =

12 V 传播延迟4 tDHL, tDLH

31 43

54 ns CL = 2nF,VDDA/VDDB =

12 V;

见图20 ADuM3224A/ADuM4224A tDHL, tDLH

35 47

59 ns CL = 2nF,VDDA/VDDB= 4.5 V;

见图20 传播延迟偏斜5 tPSK

12 ns CL = 2nF,VDDA/VDDB =

12 V;

见图20 通道间匹配6 tPSKCD

1 5 ns CL = 2nF,VDDA/VDDB =

12 V;

见图20 tPSKCD

1 7 ns CL = 2nF,VDDA/VDDB = 4.5 V;

见图20 输出上升/下降时间(10%至90%) tR/tF

6 12

18 ns CL = 2nF,VDDA/VDDB =

12 V;

见图20 每个通道的动态输入电源电流 IDDI(D) 0.05 mA/Mbps VDDA/VDDB =

12 V 每个通道的动态输出电源电流 IDDO(D) 1.65 mA/Mbps VDDA/VDDB =

12 V 刷新速率 fr 1.2 Mbps ADuM3224/ADuM4224 技术规格 电气特性――5 V电源 所有电压均参照其各自的地.除非另有说明,4.5 V ≤ VDD1 ≤ 5.5 V,4.5 V ≤ VDDA ≤

18 V,4.5 V ≤ VDDB ≤

18 V.所有最小值/最 大值规格适用于TJ = ?40°C至+125°C.所有典型值规格在TJ = 25°C、VDD1 =

5 V、VDDA = VDDB =

12 V下测得.开关规格的测试 条件为CMOS信号电平.

1 短路持续时间小于1 ?s.平均功率必须符合 绝对最大额定值 部分所示的限值.

2 最小脉冲宽度指保证额定时序参数的最短脉冲宽度.

3 最大数据速率指保证额定时序参数的最快数据速率.

4 tDLH 传播延迟根据输入上升逻辑高电平阈值VIH 到VOx 信号的输出上升10%水平的时间测得.传播延迟根据输入下降逻辑低电平阈值VIL 到VOx 信号的输出下降90%阈 值测得.有关传播延迟参数的波形,参见图20.

5 tPSK 指器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的tDLH 和/或tDHL 的最差情况偏差.有关传播延迟参数的波形,参见图20.

6 通道间匹配指两个通道间传播延迟之差的绝对值. Rev.

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题
大家都在看的话题