编辑: cyhzg | 2019-07-05 |
也可以单独评估 MAC 的性能. 2. LED,拨码开关和按键 用于辅助调试,直观显示运行结果.由于芯片管脚和电路板面积限制,每种器件 数目都不多,主要是起到示例作用.如果需要更多的单元,请参考基础试验板 (RCP-MX3218)的用户手册. 2.1. 四个发光二极管(LED) z 电路连接 RCA-CY1C 系列开发板用户手册 http://www.fpgaDev.com Confidential and Proprietary Page
6 of
24 z 管脚映射 器件 信号名称 FPGA 对应管脚号 D0 LEDG0 Pin
7 D1 LEDG1 Pin
8 D2 LEDG2 Pin
11 D3 LEDG3 Pin
12 2.2. 两位拨码开关和两个功能按键 z 电路连接 拨码开关: 默认状态是高电平(1) ,当开关打开(ON) ,变成低电平(0) ;
功能按键: 默认状态是高电平(1) ,当按下按键, 变成低电平(0) ;
z 管脚映射 器件 信号名称 FPGA 对应管脚号 PD0 PB0 Pin
15 PD1 PB1 Pin
16 SW1-1 SW0 Pin
13 SW1-2 SW1 Pin
14 3. RS-232 串口 z 电路连接 RCA-CY1C 系列开发板用户手册 http://www.fpgaDev.com Confidential and Proprietary Page
7 of
24 z 说明 基本的 RS-232 接口需要两个信号 UART_TX,UART_RX 和GND.为了满足用户特殊需 要,板子增加了一个辅助串口(UART_TX_EXT,UART_RX_EXT),如果需要两个串口同 时工作,可以把 J100 的信号之间连接到计算机的串口. J100 的管脚定义: 1-GND;
2-TX_EXT;
3-RX_EXT;
z 管脚映射 器件 信号名称 FPGA 对应管脚号 U100-11 UART_TX Pin
236 U100-12 UART_RX Pin
237 U100-10 UART_TX_EXT Pin
238 U100-9 UART_RX_EXT Pin
239 4. PS/2 鼠标、键盘接口 z 说明 z 管脚映射 器件 信号名称 FPGA 对应管脚号 JPS2-5 PS2_CLK Pin
240 JPS2-1 PS2_DATA Pin
1 RCA-CY1C 系列开发板用户手册 http://www.fpgaDev.com Confidential and Proprietary Page
8 of
24 5. VGA 接口 z 说明 z 管脚映射 器件 信号名称 FPGA 对应管脚号 PV1-1 VGA_R Pin
160 PV1-2 VGA_G Pin
159 PV1-3 VGA_B Pin
158 PV1-13 VGA_HS Pin
156 PV1-14 VGA_VS Pin
141 6. USB1.1 接口 z 说明 z 管脚映射 器件 信号名称 FPGA 对应管脚号 JB1-3 USB_D+ Pin
5 JB1-2 USB_D- Pin
6 7. LCD 接口 z 说明 z 管脚映射 器件 信号名称 FPGA 对应管脚号 J1-4 LCD_RS Pin
2 J1-5 LCD_RW Pin
3 J1-6 LCD_E Pin
4 J1-7 LCD_D0 Pin
17 J1-8 LCD_D1 Pin
18 J1-9 LCD_D2 Pin
19 J1-10 LCD_D3 Pin
20 J1-11 LCD_D4 Pin
21 J1-12 LCD_D5 Pin
23 J1-13 LCD_D6 Pin
41 J1-14 LCD_D7 Pin
42 RCA-CY1C 系列开发板用户手册 http://www.fpgaDev.com Confidential and Proprietary Page
9 of
24 8. 高速,异步 SRAM z 原理框图 UM2 ISSI25616
1 2
3 4
5 18
19 20
21 22
23 24
25 26
27 42
43 44
6 17
41 7
8 9
10 13
14 15
16 29
30 31
32 35
36 37
38 40
39 12
34 11
33 28 A0 A1 A2 A3 A4 A5 A6 A7 A8 A9 A10 A11 A12 A13 A14 A15 A16 A17 CE# WE# OE# IO0 IO1 IO2 IO3 IO4 IO5 IO6 IO7 IO8 IO9 IO10 IO11 IO12 IO13 IO14 IO15 UB# LB# GND GND VCC VCC NC z 说明 采用 ISSI 公司的高速异步 SRAM,容量为 256K*16Bit.字节使能信号独立,可以对每一 个Byte 操作. z 管脚连接 地址信号 SRAM 管脚名称 FPGA 对应管脚号 外部总线信号名称 A0 PIN_135 EA1 A1 PIN_128 EA2 A2 PIN_127 EA3 A3 PIN_126 EA4 A4 PIN_125 EA5 A5 PIN_124 EA6 A6 PIN_98 EA7 A7 PIN_95 EA8 A8 PIN_94 EA9 A9 PIN_93 EA10 A10 PIN_88 EA11 A11 PIN_106 EA12 A12 PIN_107 EA13 RCA-CY1C 系列开发板用户手册 http://www.fpgaDev.com Confidential and Proprietary Page
10 of
24 A13 PIN_108 EA14 A14 PIN_114 EA15 A15 PIN_113 EA16 A16 PIN_132 EA17 A17 PIN_133 EA18 数据信号 SRAM 信号名称 FPGA 对应管脚号 外部总线信号名称 sram_db[0] PIN_122 ED0 sram_db[1] PIN_121 ED1 sram_db[2] PIN_120 ED2 sram_db[3] PIN_119 ED3 sram_db[4] PIN_105 ED4 sram_db[5] PIN_104 ED5 sram_db[6] PIN_101 ED6 sram_db[7] PIN_100 ED7 sram_db[8] PIN_78 ED8 sram_db[9] PIN_79 ED9 sram_db[10] PIN_82 ED10 sram_db[11] PIN_83 ED11 sram_db[12] PIN_84 ED12 sram_db[13] PIN_85 ED13 sram_db[14] PIN_86 ED14 sram_db[15] PIN_87 ED15 控制信号 SRAM 信号名称 FPGA 对应管脚号 CE# PIN_123 OE# PIN_118 WE# PIN_99 BE0 PIN_116 BE1 PIN_117 RCA-CY1C 系列开发板用户手册 http://www.fpgaDev.com Confidential and Proprietary Page