编辑: 匕趟臃39 | 2019-07-05 |
30 万门(或15 万门)Altera Cyclone 系列 FPGA 采用 PQFP240 表贴封装(EP1C12Q240C8 或者 EP1C6Q240C8) . 芯片特性 EP1C6Q240C8 EP1C12Q240C8 LEs 5,980 12,060 M4K RAM BLOCK(128*36BIT)
20 52 TOTAL RAM BITs 92,160 239,616 PLLs
2 2 Maximum User I/Os pins
185 173 注:EP1C6Q240C8 的12 个用户 IO 在EP1C12Q240C8 中被作为电源和地管脚. 支持 EPCS4 和EPCS1 其中 EPCS1 可以配置 EP1C6,EPCS4 可以配置 EP1C12. 512K Byte 高速,异步 SRAM 一片 256K*16Bit 的SRAM,独立的字节使能信号 4MB(128M bit) 高速 SDARM http://www.FPGAdev.com Confidential and Proprietary Red Cyclone 开发板 RCII-CY1C6/12 用户手册 -7- 一片 4M*32Bit SDRAM ,最高 166MHz 读写速度;
4MB(32M bit) 快速 FLASH 一片 4M*8Bit 或者 12M*16Bit Flash 读写速度为 90ns;
灵活的页面方式,可以用来存储 FPGA 配置文件或者操作系统镜像文件;
9 针RS-232 串口 实现与计算机的数据通讯;
辅助调试,结果输出;
8 色的 VGA 接口 直接 VGA 显示器对接,实现
8 种演示的显示;
用于验证 VGA 时序;
PS/2 鼠标,键盘接口 标准的鼠标、键盘接口,支持 3.3V 和5V 设备,可以用来验证 PS/2 的接口协议, 实现一个 IO 设备扩展;
USB2.0 高速数据接口 采用了应用广泛, 性能稳定的 Cypress 公司 CY68013 芯片实现了 USB 接口的扩展, 能够与计算机之间实现高速的数据传递;
用户自定义串行接口 直接扩展 FPGA 的IO 到USB 接口, 用于评估 FPGA 上实现 USB PHY 的性能或用 户自定义的串行标准;
功能扩展接口 通过相应的扩展板,可以实现 Video,Audio 和Wireless 等应用.用户也可以开发 自己定义的接口板. http://www.FPGAdev.com Confidential and Proprietary Red Cyclone 开发板 RCII-CY1C6/12 用户手册 -8- 支持的功能扩展板 音视频接口板(RCE-AV) 包括一个 Video Decoder(SAA7113) , Video Encoder(SAA7123) ,音频的 Codec TL320AIC23 来完成音视频的输入和输出. 网络接口扩展板(RCE-NET) 通过扩展总线实现一个 10M/100M 的PHY/MAC,实现以太网络通信实验;
也可以 单独评估 MAC 的性能. 开发板示意图 图1-1 开发板元件示意图 http://www.FPGAdev.com Confidential and Proprietary Red Cyclone 开发板 RCII-CY1C6/12 用户手册 -9- Chapter
2 开关、按键与数码管 用于辅助调试,直观显示运行结果.由于芯片管脚和电路板面积限制,每种器件数 目都不多, 主要是起到示例作用. 如果需要更多的单元, 请参考基础试验板的用户手册. 拨码开关 开发板上有
2 位拨码开关, 如图 3-1. 图3.1 拨码开关原理图 开关位于开发板的左下部.拨码开关名称为 SW1-SW2. 上面的是 SW2, 下面的是 SW1. 如表 3-1 所示连接到 FPGA 相应有户自定义管脚. Table 3-1: 拨码开关管脚映射 Switch SW1(下) SW2(上) FPGA PIN Pin
13 Pin
14 当拨码当开关拨到 ON(开)时,SW 信号为低电平. 4.7K? 用来做上拉. 按键开关 开发板包括
2 位按键开关,位于拨码开关右侧,左边位 PD1,右边为 PD2 如图 3-2 所示.开关保持不用时保持高电平, 当按下再抬起产生一个下降沿或上升沿,管脚映射图 见表3-2 所示. http://www.FPGAdev.com Confidential and Proprietary Red Cyclone 开发板 RCII-CY1C6/12 用户手册 -10- 图3-2:按键开关电路原理图 表3-2:按键开关管脚映射图 Push Button PD1(左) PD2(右) FPGA Pin
15 16 LEDs 开发板包括
4 个LED 数码管 在拨码开关的上侧.电路原理图见 图3-3. LED 从左 到右依次为 LEDG0―LEDG3. 表3-3 为LEDs 的管脚映射 图3-3: LEDs 电路原理图 http://www.FPGAdev.com Confidential and Proprietary Red Cyclone 开发板 RCII-CY1C6/12 用户手册 -11- 表3-3: LEDs 管脚映射 器件 信号名称 FPGA 对应管脚号 D0 LEDG0(左) Pin