编辑: 摇摆白勺白芍 2019-07-06

4 更改表4

7 更改 菊花链模式 部分.20 更改订购指南

24 2012年4月-修订版C至修订版D 将VDD = 2.5 V改为VDD =

3 V.通篇 更改概述部分

1 删除 微 处理器接口 部 分、 ADSP-21xx与AD5426/ AD5432/AD5443的接口 部分、图

51、图

52、表

11、 ADSP- BF5x与AD5426/AD5432/AD5443的接口 部分、图

53、图54;

重新排序.21 删除 80C51/80L51与AD5426/AD5432/AD5443的接口 部分、图

55、 MC68HC11与AD5426/AD5432/AD5443的接 口 部分、图

56、 MICROWIRE与AD5426/AD5432/AD5443 的接口 部分、图

57、 PIC16C6x/7x与AD5426/AD5432/ AD5443的连接 部分以及图58.22 删除 AD5426/AD5432/AD5443系列DAC评估板 部分、 评 估板操作 部分、 电源 部分.23 删除图59和图60.24 更新 外形尺寸

24 更改 订购指南

24 删除图61.25 删除图62.26 2009年2月―修订版B至修订版C 更改 低功耗串行接口 部分和 菊花链模式 部分.20 更新 外形尺寸

28 2008年11月―修订版A至修订版B 更改 订购指南

28 2005年5月―修订版0至修订版A 格式更新.通篇 更改技术规格

3 更改图42.16 更改图45.17 更改图46.18 更改表

7、表8和表9

19 新增 微处理器接口 部分.21 2004年2月―修订版0:初始版 Rev. F | Page

3 of

24 表1. 参数 最小值 典型值 最大值 单位 测试条件/注释 静态性能 AD5426 分辨率

8 位 相对精度 ±0.25 LSB 差分非线性 ±0.5 LSB 保证单调性 AD5432 分辨率

10 位 相对精度 ±0.5 LSB 差分非线性 ±1 LSB 保证单调性 AD5443 分辨率

12 位 相对精度 ±1 LSB 差分非线性 ?1/+2 LSB 保证单调性 增益误差 ±10 mV 增益误差温度系数1 ±5 ppm FSR/°C 输出漏电流 ±10 nA 数据 = 0x0000,TA = 25°C,IOUT

1 ±20 nA 数据 = 0x0000,T = ?40°C至125°C,IOUT

1 基准输入1 基准输入范围 ±10 V VREF 输入电阻

8 10

12 k? 输入电阻TC = ?50 ppm/°C RFB 电阻

8 10

12 k? 输入电阻TC = ?50 ppm/°C 输入电容 代码零电平

3 6 pF 代码满量程

5 8 pF 数字输入/输出1 输入高电压VIH 1.7 V 输入低电压VIL 0.6 V 输出高电压VOH VDD ?

1 V VDD = 4.5 V至5 V,ISOURCE =

200 ?A VDD ? 0.5 V VDD = 2.5 V至3.6 V,ISOURCE =

200 ?A 输出低电压VOL 0.4 V VDD = 4.5 V至5 V,ISINK =

200 ?A 0.4 V VDD = 2.5 V至3.6 V,ISINK =

200 ?A 输入漏电流,IIL

1 ?A 输入电容

4 10 pF 动态性能1 基准乘法带宽

10 MHz VREF = ±3.5 V;

DAC加载全1 输出电压建立时间 VREF =

10 V;

RLOAD =

100 Ω, DAC锁存交替加载0和1 FS测量精度为±16 mV

50 100 ns FS测量精度为±4 mV

55 110 ns FS测量精度为±1 mV

90 160 ns 数字延迟

40 75 ns 接口延迟时间 10%到90%上升/下降时间

15 30 ns 上升和下降时间,VREF =

10 V,RLOAD =

100 Ω 数模转换毛刺脉冲

2 nV-s 主进位跃迁1 LSB变化,VREF =

0 V 乘法馈通误差 DAC锁存加载全0,VREF = ±3.5

70 dB

1 MHz

48 dB

10 MHz AD5426/AD5432/AD5443 技术规格 VDD = 2.5 V至5.5 V,VREF =

10 V,IOUT

2 =

0 V;

Y级温度范围:?40°C至+125°C;

除非另有说明,所有规格均为TMIN 至TMAX ;

除非另有说明,直流性能采用OP177测量;

交流性能采用AD8038. Rev. F | Page

4 of

24 参数 最小值 典型值 最大值 单位 测试条件/注释 输出电容 IOUT1

12 17 pF 加载全0

10 12 pF 加载全1 IOUT2

22 25 pF 加载全0

10 12 pF 加载全1 数字馈通 0.1 nV-s 馈通至DAC输出(SYNC高电平,交替加载全0和全1) 模拟THD

81 dB VREF = 3.5 V p-p,加载全1,f =

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题