编辑: ok2015 | 2019-12-19 |
6 MCU: PSoC
63 BLE 数据手册 可编程片上系统 (PSoC? ) 赛普拉斯半导体公司 ?
198 Champion Court ? San Jose, CA 95134-1709 ? 408-943-2600 文档编号: 002-19892 Rev.
*B 2018年12月13日修订 概述 PSoC?是基于 Arm? Cortex? CPU (单核和多核) 的可编程嵌入式系统控制器家族,采用可扩展和可配置平台架构.PSoC
63 产品系 列基于 40-nm 平台,是一个双核微控制器,它集成了低功耗闪存技术和数字可编程逻辑,高性能模数和数模转换,低功耗比较器以 及标准通信和定时外设.PSoC
63 系列提供符合 BLE 5.0 标准的无线连接. 特性 32位双核CPU子系统 ?具有单周期乘法的 150-MHz Arm Cortex-M4F CPU (浮点和 存储器保护单元) ?100-MHz Cortex M0+ CPU,带单周期乘法和 MPU ?用户可选的内核逻辑可运行在 1.1 V 或0.9 V ?硬件中支持的处理器间通信 ?分别对应 M4 和M0+ CPU 的8KB 四通路组相连指令缓存 ?对于 Cortex M4,使用 1.1-V 内核操作的活动 CPU 功耗斜 率为 40μA/ MHz,Cortex M0+为20μA/ MHz,都由 3.3 V 芯片电源电压和内部降压调节器供电 ?对于 Cortex M4,使用 0.9-V 内核操作的活动 CPU 功耗斜 率为 22μA/ MHz,Cortex M0+为15μA/ MHz,都由 3.3 V 芯片电源电压和内部降压调节器供电 ?两个 DMA 控制器,每个具有
16 个通道 闪存存储器子系统 ?1 MB 应用闪存,32 KB EEPROM 区域和
32 KB 安全闪存 ?128 位宽闪存访问降低功耗 ?SRAM 具有可选择的保留粒度 ?288 KB 集成 SRAM ?32 KB 保留边界 (可以保留 32KB 到288KB,增量为 32KB) ?一次可编程(OTP)E-Fuse 内存用于验证和安全 蓝牙低功耗 (智能蓝牙) BT 5.0子系统 ?具有 50-?天线驱动器的 2.4 GHz RF 收发器 ?数字 l PHY ?支持主模式和从模式的链路层引擎 ?可编程输出功率: 高达
4 dBm ?RX 灵敏度: C95 dBm ?RSSI: 4-dB 分辨率 ?采用 3.3 V 电池和内置 SIMO 降压转换器的 5.7 mA TX (0 dBm) 和6.7 mA RX (2 Mbps) 电流 ?链路层引擎同时支持四个连接 ?支持
2 Mbps LE 数据速率 低功耗操作 (电压范围:1.7 V ~ 3.6 V) ?活动,低功耗活动,睡眠,低功耗睡眠,深度睡眠和休眠模 式,用于细粒度电源管理 ?具有 64KB SRAM 保持的深度休眠模式电流在 3.3 V 外部电 源和内部降压时为
7 μA. ?片上单输入多输出 (SIMO) DC-DC 降压转换器, ? 2V (带纹波),
25 °C TA, Sensitivity = 0.1pF SYS.PER#16 VDD_RIPPLE_1.8 电源的最大允许波纹,直流至
10 MHz C C ±25 mV VDDA >
1.75V (带纹波),
25 C TA, 寄生电容(CP) <
20 pF, 灵敏度≥ 0.4 pF SID.CSD.BLK ICSD 最大模块电流
4500 ?A SID.CSD#15 VREF CSD 和比较器参考电压 0.6 1.2 VDDA - 0.6 V VDDA C VREF ≥ 0.6 V SID.CSD#15A VREF_EXT CSD 和比较器外部参考电压 0.6 VDDA - 0.6 V VDDA C VREF ≥ 0.6 V SID.CSD#16 IDAC1IDD IDAC1 (7-bits) 模块电流 C C
1900 ?A C SID.CSD#17 IDAC2IDD IDAC2 (7-bits) 模块电流 C C
1900 ?A C SID308 VCSD 工作电压 1.7 C 3.6 V 1.71 to 3.6V SID308A VCOMPIDAC IDAC 电压符合范围 0.6 C VDDA C0.6 V VDDA C VREF ≥ 0.6 V SID309 IDAC1DNL DNL C1 C
1 LSB C SID310 IDAC1INL INL C3 C
3 LSB 如果 VDDA 2V
540 730 ?A LSB = 2.4 ?A typ. SID320 IDACOFFSET 所有零输入 C C
1 LSB 极性由拉或灌电流设置 SID321 IDACGAIN 全量程错误抵消偏移 C C ±15 % LSB = 2.4 ?A typ. SID322 IDACMISMATCH1 在低模式下,IDAC1 和IDAC2 不匹 配CC9.2 LSB LSB = 37.5 nA typ. SID322A IDACMISMATCH2 在中模式下,IDAC1 和IDAC2 不匹 配CC6LSB LSB =
300 nA typ. SID322B IDACMISMATCH3 在高模式下,IDAC1 和IDAC2 不匹 配CC5.8 LSB LSB = 2.4 ?A typ. SID323 IDACSET8
8 位IDAC 达到 0.5 LSB 所需的建立 时间 C C
10 ?s 全量程跃变.无外部负载. SID324 IDACSET7
7 位IDAC 达到 0.5 LSB 所需的建立 时间 C C
10 ?s 全量程跃变.无外部负载. SID325 CMOD 外部调制电容. C 2.2 C nF 5-V 的额定电压, X7R 或NP0 电容 Table 16. CSD ADC 规范 Spec ID 参数 描述 最小值 典型值 最大值 单位 详情/条件 CSDV2 ADC 规范 SIDA94 A_RES 分辨率 C C
10 bits 每毫秒要求一次自动归零 SIDA95 A_CHNLS_S 通路数目-单端接地 C C
16 SIDA97 A-MONO 单调性 C C C 是VREF 模式 SIDA98 A_GAINERR_VREF 增益误差 C 0.6 C % 参考源: SRSS (VREF = 1.20 V, VDDA <
2.2 V), (VREF = 1.6 V, 2.2 V <
VDDA2.7 V) SIDA98A A_GAINERR_VDDA 增益误差 C 0.2 C % 参考源: SRSS (VREF = 1.20 V, VDDA <
2.2 V), (VREF = 1.6 V, 2.2 V <
VDDA2.7 V) 文档编号:002-19892 Rev *B 页37 /62 PSoC?
6 MCU: PSoC
63 BLE 数据手册 Spec ID 参数 描述 最小值 典型值 最大值 单位 详情/条件 SIDA99 A_OFFSET_VREF 输入偏移电压 C 0.5 C LSb ADC 校准后, Ref. Src = SRSS, (VREF = 1.20 V, VDDA <
2.2 V), (VREF = 1.6 V, 2.2 V 2.7 V) SIDA99A A_OFFSET_VDDA 输入偏移电压 C 0.5 C LSb ADC 校准后, Ref. Src = SRSS, (VREF = 1.20 V, VDDA <
2.2 V), (VREF = 1.6 V, 2.2 V 2.7 V) SIDA100 A_ISAR_VREF 电流消耗 C 0.3 C mA CSD ADC 模块电流 SIDA100A A_ISAR_VDDA 电流消耗 C 0.3 C mA CSD ADC 模块电流 SIDA101 A_VINS_VREF 输入电压范围-单端接地 VSSA C VREF V (VREF = 1.20 V, VDDA <
2.2 V), (VREF = 1.6 V, 2.2 V 2.7 V) SIDA101A A_VINS_VDDA 输入电压范围-单端接地 VSSA C VDDA V (VREF = 1.20 V, VDDA <
2.2 V), (VREF = 1.6 V, 2.2 V 2.7 V) SIDA103 A_INRES 输入充电电阻 C
15 C K? SIDA104 A_INCAP 输入电容 C
41 C pF SIDA106 A_PSRR 电源抑制比 (直流) C
60 C dB SIDA107 A_TACQ 样本采集时间 C
10 C ?s 用50Ω 源阻抗测量. 10μs 是默 认的软件驱动程序获取时间设 置. 设置在 0.05%以内 SIDA108 A_CONV8 转换率= Fhclk/(2^(N+2)).时,8 位 分辨率 转换时间.时钟频率 =
50 MHz. C
25 C ?s 不包括采集时间. SIDA108A A_CONV10 转换率= Fhclk/(2^(N+2)).时,10 位 分辨率 转换时间.时钟频率 =
48 MHz. C
60 C ?s 不包括采集时间. SIDA109 A_SND_VRE 信号对噪声和失真比 (SINAD) C
57 C dB 用50Ω 源阻抗测量. SIDA109A A_SND_VDDA 信号对噪声和失真比 (SINAD) C
52 C dB 用50Ω 源阻抗测量. SIDA111 A_INL_VREF 积分非线性 11.6 ksps C C
2 LSB 用50Ω 源阻抗测量. SIDA111A A_INL_VDDA 积分非线性 11.6 ksps C C
2 LSB 用50Ω 源阻抗测量. SIDA112 A_DNL_VREF 差分非线性 11.6 ksps C C
1 LSB 用50Ω 源阻抗测量. SIDA112A A_DNL_VDDA 差分非线性 11.6 ksps C C
1 LSB 用50Ω 源阻抗测量. 文档编号:002-19892 Rev *B 页38 /62 PSoC?
6 MCU: PSoC
63 BLE 数据手册 数字外设 Table 17. 定时器/计数器/PWM (TCPWM) 规范 Spec ID 参数 描述 最小值 典型值 最大值 单位 详情/条件 SID.TCPWM.1 ITCPWM1 频率为
8 MHz 时的模块电流消耗 C C
70 ?A 所有模式 (TCPWM) SID.TCPWM.2 ITCPWM2 频率为
24 MHz 时的模块电流消耗 C C
180 ?A 所有模式 (TCPWM) SID.TCPWM.2A ITCPWM3 频率为
50 MHz 时的模块电流消耗 C C
270 ?A 所有模式 (TCPWM) SID.TCPWM.2B ITCPWM4 频率为
100 MHz 时的模块电流消耗 C C
540 ?A 所有模式 (TCPWM) SID.TCPWM.3 TCPWMFREQ 工作频率 C C
100 MHz Fc max = Fcpu Maximum =
100 MHz SID.TCPWM.4 TPWMENEXT 所有触发事件的输入触发脉冲宽度 2/Fc C C ns 根据选择的工作模式,触发事件 可以为:Stop、 Start、 Reload、 Count、 Capture 或Kill.Fc 为计数器工作频率. SID.TCPWM.5 TPWMEXT 输出触发脉冲宽度 1.5/Fc C C ns 上溢、下溢、和CC (计数器等 于比较值) 触发输出的最小可能 宽度 SID.TCPWM.5A TCRES 计数器分辨率 1/Fc C C ns 连续计数间的最短时间 SID.TCPWM.5B PWMRES PWM 分辨率 1/Fc C ........