编辑: 芳甲窍交 2013-04-17

102 6.15 复位时序

102 6.16 低功耗模式唤醒时序

106 6.17 事件管理器接口

110 6.17.1 PWM 时序

110 6.17.2 中断时序

112 6.18 通用输入/输出 (GPIO) - 输出时序

113 6.19 通用输入/输出 (GPIO) - 输入时序

114 6.20 串行外设接口 (SPI) 主控模式时序

115 6.21 串行外设接口 (SPI) 受控模式时序

121 6.22 外部接口 (XINTF) 时序

125 6.23 XINTF 信号与 XCLKOUT 对齐

129 6.24 外部接口读取时序

130 6.25 外部接口写入时序

132 6.26 带有一个外部等待状态的外部接口读取准备就绪时序

133 6.27 带有一个外部等待状态的外部接口写入准备就绪时序

136 版权 ? 2001C2012, Texas Instruments Incorporated 内容

3 TMS320F2810, TMS320F2811, TMS320F2812 TMS320C2810, TMS320C2811, TMS320C2812 ZHCS894T CAPRIL 2001CREVISED MAY

2012 www.ti.com.cn 6.28 XHOLD和XHOLDA

139 6.29 XHOLD/XHOLDA时序

140 6.30 片载模数转换器

142 6.30.1 ADC 绝对最大额定值

142 6.30.2 在推荐运行条件下的 ADC 电气特性

143 6.30.3 针对不同 ADC 配置的流耗

144 6.30.4 ADC 加电控制位时序

145 6.30.5 详细说明

145 6.30.5.1 基准电压

145 6.30.5.2 模拟输入

145 6.30.5.3 转换器

145 6.30.5.4 转换时间

145 6.30.6 顺序采样模式(单通道) (SMODE = 0)146 6.30.7 同步采样模式(双通道)(SMODE=1)147 6.30.8 技术规范和术语的定义

148 6.31 多通道缓冲串行端口 (McBSP) 模块

149 6.31.1 McBSP 发送和接收时序

149 6.31.2 McBSP 作为 SPI 主控或者受控时序

152 6.32 闪存时序(只适用于 F281x)156 6.33 ROM 时序(只适用于 C281x)158 6.34 从F281x 器件到 C281x 器件的迁移

159 7 修 修订 订历 历史 史记 记录 录160

8 机 机械 械数 数据 据161

4 内容 版权 ? 2001C2012, Texas Instruments Incorporated TMS320F2810, TMS320F2811, TMS320F2812 TMS320C2810, TMS320C2811, TMS320C2812 www.ti.com.cn ZHCS894T CAPRIL 2001CREVISED MAY

2012 图 图片 片列 列表 表2-1 TMS320F2812 和TMS320C2812

179 焊球 GHH/ZHH MicroStar BGA? (底视图)14 2-2 TMS320F2812 和TMS320C2812

176 引脚 PGF LQFP(顶视图)15 2-3 TMS320F2810,TMS320F2811,TMS320C2810,和TMS320C2811

128 引脚 PBK LQFP(顶视 图)16 3-1 功能方框图

27 3-2 F2812/C2812 内存映射.28 3-3 F2811/C2811 内存映射.29 3-4 F2810/C2810 内存映射.29 3-5 外部接口方框图.41 3-6 中断源.43 3-7 使用 PIE 块的中断复用

44 3-8 时钟和复位域.47 3-9 OSC 和PLL 块49 3-10 推荐的晶振/时钟连接.51 3-11 安全装置模块.52 4-1 CPU 定时器

54 4-2 CPU 定时器中断信号和输出信号.55 4-3 事件管理器 A 功能方框图

60 4-4 F281x 和C281x ADC 模块方框图

63 4-5 与内部基准的 ADC 引脚连接

64 4-6 与外部基准的 ADC 引脚连接

65 4-7 eCAN 方框图和接口电路

68 4-8 eCAN 内存映射

70 4-9 带有 FIFO 的McBSP 模块

73 4-10 串行通信接口 (SCI) 模块方框图

78 4-11 串行外设接口模块方框图(受控模式)81 4-12 GPIO / 外设引脚复用

84 5-1 TMS320x281x 器件命名规则

86 6-1 F2812/F2811/F2810 在频率范围内的典型流耗.93 6-2 F2812/F2811/F2810 在频率范围内的典型流耗.94 6-3 C2812/C2811/C2810 频率范围内典型流耗

94 6-4 C2812/C2811/C2810 频率范围内典型流耗

94 6-5 针对 DSP 的无信号缓冲的仿真器连接.95 6-6 F2812/F2811/F2810 典型加电和断电序列-选项 2.97 6-7 输出电平

98 6-8 输入电平

98 6-9 3.3V 测试负载电路

99 6-10 时钟时序

102 6-11 微计算机模式中的加电复位 (XMP/MC=0)(请见注释D)104 6-12 微处理器模式中的加电复位 (XMP/MC=1)105 6-13 微计算机模式中的热复位.105 6-14 写入 PLLCR 寄存器所产生的结果

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题