编辑: 645135144 | 2015-02-15 |
0 600 mV TRKx对FBx偏移电压 TRKx =
0 mV至500 mV ?10 +10 mV TRKx输入偏置电流
100 nA 电源良好(PGOODx引脚) 电源良好上升阈值
87 90
93 % 电源良好迟滞
5 % 电源良好去毛剌时间 从FBx到PGOODx
16 时钟周期 PGOODx漏电流 VPGOOD =
5 V 0.1
1 ?A PGOODx输出低电压 IPGOOD =
1 mA
50 100 mV 使能(ENx引脚) ENx上升阈值 1.2 1.28 V ENx下降阈值 1.02 1.1 V ENx源电流 EN电压低于下降阈值
5 ?A EN电压高于上升阈值
1 ?A 模式(MODE引脚) 输入高电压 1.3 V 输入低电压 0.4 V 热特性 热关断阈值
150 °C 热关断迟滞
15 °C ADP2323
1 已在反馈环路中进行测试,该环路调节VFB以达到COMPx引脚上的指定电压.
2 引脚对引脚测量.
3 通过设计保证. Rev. A | Page
6 of
32 绝对最大额定值 表2. 参数 额定值 PVIN1, PVIN2, EN1, EN2 ?0.3 V至+
22 V SW1, SW2 ?1 V至+22 V BST1, BST2 VSW +
6 V FB1, FB2, SS1, SS2,COMP1, COMP2, PGOOD1, PGOOD2, TRK1, TRK2, SCFG, SYNC, RT, MODE ?0.3 V至+6 V INTVCC, VDRV, DL1, DL2 ?0.3 V至+6 V PGND至GND ?0.3 V至+0.3 V 温度范围 工作(结温) ?40°C至+125 °C 存储 ?65°C至+150 °C 焊接条件 JEDEC J-STD-020 表3. 热阻 封装类型 θJA 单位 32引脚LFCSP_WQ 32.7 °C/W ADP2323 注意,超出上述绝对最大额定值可能会导致器件永久性 损坏.这只是额定最值,并不能以这些条件或者在任何其 它超出本技术规范操作章节中所示规格的条件下,推断器 件能否正常工作.长期在绝对最大额定值条件下工作会影 响器件的可靠性. 热阻 θJA 针对最差条件;
即器件焊接在电路板上以实现表贴封装. 边界条件 θJA 通过JEDEC 4层电路板自然对流方式来测量,裸露焊盘 通过散热通孔焊接在印刷电路板(PCB)上. ESD警告 ESD(静电放电)敏感器件. 带电器件和电路板可能会在没有察觉的情况下放电. 尽管本产品具有专利或专有保护电路,但在遇到高 能量ESD时,器件可能会损坏.因此,应当采取适当 的ESD防范措施,以避免器件性能下降或功能丧失. Rev. A | Page
7 of
32 引脚配置和功能描述 S
1 W1
2 BST1
3 DL1
4 PGND
5 VDRV
6 DL2
7 BST2
8 SW2
24 23
22 21
20 19
18 17 PGOOD1 NOTES 1. THE EXPOSED PAD SHOULD BE SOLDERED TO AN EXTERNAL GND PLANE. SCFG SYNC GND INTVCC RT MODE PGOOD2
9 10
11 12
13 14
15 16 FB2 COMP2 SS2 TRK2 EN2 PVIN2 PVIN2 SW2
32 31
30 29
28 27
26 25 FB1 COMP1 SS1 TRK1 EN1 PVIN1 PVIN1 SW1 TOP VIEW (Not to Scale) ADP2323 09357-003 图4. 引脚配置(顶视图) 表4. 引脚功能描述 引脚编号 引脚名称 描述
1 PGOOD1 通道1的电源良好输出引脚(开漏).建议使用10kΩ到100kΩ的上拉电阻.
2 SCFG
3 SYNC
4 GND 模拟地.连接到接地层.
5 INTVCC
6 RT 在RT与GND之间连接一个电阻,将开关频率编程设定在250 kHz与1.2 MHz之间.
7 MODE
8 PGOOD2 通道2的电源良好输出引脚(开漏).建议使用10 kΩ到100 kΩ的上拉电阻.
9 FB2
10 COMP2
11 SS2
12 TRK2
13 EN2 14,
15 PVIN2 16,
17 SW2 通道2的开关节点.
18 BST2 通道2栅极驱动的供电轨.在SW2与BST2之间放置一个0.1 μF电容.
19 DL2
20 VDRV 低端驱动器电源输入引脚.将VDRV连接到INTVCC.在VDRV引脚和PGND之间放置一个1 μF陶瓷电容.
21 PGND 驱动器电源地.连接到同步N沟道MOSFET的源.
22 DL1 通道1的低端栅极驱动器输出引脚.在该引脚与PGND之间连接一个电阻,以设置通道1的限流阈值. ADP2323 同步配置输入.SCFG引脚可将SYNC引脚配置为输入或输出引脚.将SCFG连接到INTVCC可将 SYNC配置为输出引脚.使用电阻下拉至地可将SYNC配置为不同相移角度的输入引脚. 同步.该引脚可配置为输入或输出引脚.当配置为输出引脚时,它提........