编辑: lonven 2015-07-20

16 真值表.17 逻辑时序.17 电路描述.18 基本结构.18 应用信息.19 基本连接.19 ADC驱动

19 布局考虑.21 评估板

22 评估板控制软件.22 评估板原理图和PCB布局图

23 评估板配置选项.27 外形尺寸.29 订购指南.29 ADL5202 Rev. B | Page

3 of

32 表1. 参数 测试条件/注释 最小值 典型值 最大值 单位 动态性能 ?3 dB带宽 VOUT <

2 V p-p (5.2 dBm)

700 MHz 压摆率 5.5 V/ns 输入回损(S11)

100 MHz ?17.7 dB 输出回损(S22)

100 MHz ?16.5 dB 输入级 VINA+、VINB+以及VINA?、VINB?引脚 最大输入摆幅(差分) 增益代码 =

111111 10.8 V p-p 差分输入电阻

150 ? 共模输入电压 1.5 V 共模抑制比(CMRR) 增益代码 =

000000 40 dB 增益 最大电压增益 增益代码 =

000000 20 dB 最小电压增益 增益代码 =

111111 ?11.5 dB 增益步长 0.5 dB 增益平坦度

30 MHz <

fC <

200 MHz 0.285 dB 增益温度灵敏度 增益代码 =

000000 0.012 dB/°C 增益步进响应 对于VIN = 0.2 V,增益代码 = 111111至000000

15 ns 增益一致性误差 超过10 dB增益范围 ±0.03 dB 相位一致性误差 超过10 dB增益范围 1.0 度 输出级 VOUTx+和VOUTx?引脚 输出电压摆幅 P1dB时增益代码 =

000000 10 V p-p 差分输出电阻 差分

150 ? 噪声/谐波性能

46 MHz 增益代码 = 000000,高性能模式 二次谐波 VOUT =

2 V p-p ?92 dBc 三次谐波 VOUT =

2 V p-p ?105 dBc 输出IP3 VOUT =

2 V p-p复合

50 dBm

70 MHz 增益代码 = 000000,高性能模式 二次谐波 VOUT =

2 V p-p ?96 dBc 三次谐波 VOUT =

2 V p-p ?105 dBc 输出IP3 VOUT =

2 V p-p复合

50 dBm

140 MHz 增益代码 = 000000,高性能模式 噪声系数 7.5 dB 二次谐波 VOUT =

2 V p-p ?86 dBc 三次谐波 VOUT =

2 V p-p ?105 dBc 输出IP3 VOUT =

2 V p-p复合

50 dBm 输出1 dB压缩点 19.5 dBm

300 MHz 增益代码 = 000000,高性能模式 二次谐波 VOUT =

2 V p-p ?77 dBc 三次谐波 VOUT =

2 V p-p ?91 dBc 输出IP3 VOUT =

2 V p-p复合

47 dBm 技术规格 除非另有说明,VS =

5 V,TA = 25°C,RS = RL =

150 Ω (100 MHz),高性能模式,2 V p-p差分输出. ADL5202 Rev. B | Page

4 of

32 上电接口 PWUPA、PWUPB引脚 上电阈值 使能器件的最低电压 1.4 V 使能器件的最高电压 3.3 V PWUPx输入偏置电流

1 ?A 增益控制接口 VIH 逻辑高电平的最小/最大电压值 1.4 3.3 V VIL 逻辑低电平的最大电压值 0.8 最大输入偏置电流

1 ?A SPI时序 LATCHA和LATCHB、SCLK、SDIO、数据引脚 fSCLK t /

1 SCLK

20 MHz tDH 数据保持时间

5 ns tDS 数据建立时间

5 ns tPW SCLK高电平脉宽

5 ns 电源接口 电源电压 4.5 5.5 V 静态电流,两个通道 高性能模式

210 mA TA = 85°C

250 mA 低功耗模式

160 mA TA = 85°C

180 mA 关断电流,两个通道 PWUPx低电平

14 mA 时序图 SCLK ___ ___ CSA, CSB SDIO tSCLK tDS tDS tDH tPW tDH DNC DNC DNC DNC DNC DNC DNC R/W FA1 FA0 D5 D4 D3 D2 D1 D0 09387-002 图2. SPI接口读/写模式时序图 DN UP tDS tDS tPW tDS tDH UPDN_DAT UPDN_CLK 09387-103 RESET 图3. 升/降模式时序图 LATCHA, LATCHB A5 TO A0 B5 TO B0 tDH 09387-104 图4. 并行模式时序图 参数 测试条件/注释 最小值 典型值 最大值 单位 ADL5202 Rev. B | Page

5 of

32 绝对最大额定值 表2. 参数 额定值 电源电压VPOS 5.5 PWUPA,PWUPB,A0至A5,B0至B5, MODE0,MODE1,PM,LATCHA,LATCHB ?0.3 V至+3.6 V (任何时刻都不可 超过|VPOS ? 0.5 V|) 输入电压VIN +、VIN ? +3.6 内部功耗 1.6 W θJA (裸露焊盘焊接到下方) 34.6°C/W θJC (裸露焊盘) 3.6°C/W 最高结温 140°C 工作温度范围 ?40°C至+85°C 存储温度范围 ?65°C至+150°C 引脚温度(焊接,60秒) 240°C 注意,超出上述绝对最大额定值可能会导致器件永久性损 坏.这只是额定最值,并不能以这些条件或者在任何其它 超出本技术规范操作章节中所示规格的条件下,推断器件 能否正常工作.长期在绝对最大额定值条件下工作会影响 器件的可靠性. ESD警告 ESD(静电放电)敏感器件. 带电器件和电路板可能会在没有察觉的情况下放电. 尽管本产品具有专利或专有保护电路,但在遇到高 能量ESD时,器件可能会损坏.因此,应当采取适当 的ESD防范措施,以避免器件性能下降或功能丧失. ADL5202 Rev. B | Page

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题