编辑: kr9梯 2018-06-21
Rev.

A Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibilityisassumedbyAnalogDevicesforitsuse,norforanyinfringementsofpatentsorother rightsofthirdpartiesthatmayresultfromitsuse.Speci cationssubjecttochangewithoutnotice.No licenseisgrantedbyimplicationorotherwiseunderanypatentorpatentrightsofAnalogDevices. Trademarksandregisteredtrademarksarethepropertyoftheirrespectiveowners. One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. Tel: 781.329.4700 www.analog.com Fax: 781.461.3113 ?2011C2012 Analog Devices, Inc. All rights reserved. 表1. 产品型号 内部LO范围 IQ调制器±3 dB RF输出范围 ADRF6701

750 MHz

400 MHz

1150 MHz

1250 MHz ADRF6702

1550 MHz

1200 MHz

2150 MHz

2400 MHz ADRF6703

2100 MHz

1550 MHz

2600 MHz

2650 MHz ADRF6704

2500 MHz

2050 290 MHz

3000 MHz 功能框图 MUX RSET CP VTUNE LOSEL LON LOP QN 2:1 MUX VCO CORE QP TEMP SENSOR DECL3 DECL2 DECL1 ENOP BUFFER BUFFER RFOUT NC NOTES 1. NC = NO CONNECT. DO NOT CONNECT TO THIS PIN. VCC1 VCC2 VCC3 VCC4 VCC5 VCC6 C + CHARGE PUMP 250?A, 500?A (DEFAULT), 750?A, 1000?A PRESCALER ÷2 LE CLK SPI INTERFACE DATA MUXOUT ÷2 0/90 REFIN GND ADRF6701

29 VCC7

34 26

16 39

3 5

4 8

6 14

13 12

38 37

36 7

11 15

20 21

23 24

25 28

30 31

35 2

9 40 IP IN

27 17

10 1

22 PHASE FREQUENCY DETECTOR THIRD-ORDER FRACTIONAL INTERPOLATOR FRACTION REG MODULUS INTEGER REG N COUNTER

21 TO

123 *2 ÷2 ÷4 DIVIDER ÷2 DIVIDER ÷2

18 19

32 33 08567-001 图1 .

400 MHz至1250 MHz正交调制器, 集成750 MHz至MHz小数N分频PLL和VCO ADRF6701 特性 集成小数N分频PLL的IQ调制器 输出频率范围:400 MHz至1,250 MHz 内部LO频率范围:750 MHz至1,150 MHz 输出P1dB:10.3 dBm (1,100 MHz) 输出IP3:30.1 dBm (1,100 MHz) 噪底:-159.4 dBm/Hz (1100 MHz) 基带带宽:750 MHz (3 dB) 通过SPI串行接口进行PLL编程 集成LDO和LO缓冲器 电源:5 V/240 mA 40引脚6 mm *

6 mm LFCSP封装 应用 蜂窝通信系统 GSM/EDGE、CDMA

2000、W-CDMA、TD-SCDMA、 LTE 宽带无线接入系统 卫星调制解调器 概述 ADRF6701是一款正交调制器和频率合成器解决方案, 尺寸仅6 mm *

6 mm,所需外部元件极少. 该器件设计提供400 MHz至1250 MHz的RF输出,并集 成低相位噪声VCO和高性能正交调制器,非常适合新 一代要求高信号动态范围和线性度的通信系统.由于 集成IQ调制器、PLL和VCO,因此该器件不仅可以显 著节省电路板空间并减少BOM,而且还可以降低设计 复杂度. 集成小数N分频PLL/频率合成器产生2 * fLO 输入,供给IQ调 制器.鉴相器与外部环路滤波器一起用于控制VCO输出.VCO输出施加于正交分频器.为了减少杂散成分, 可编程PLL分频器由一个Σ-Δ调制器进行控制. IQ调制器具有宽带差分I和Q输入,支持基带和复数中 频架构.单端调制器输出设计用于驱动50 Ω负载阻抗, 并且可以禁用. ADRF6701采用先进的硅锗BiCMOS工艺制造,提供40 引脚、裸露焊盘、无铅6 mm x

6 mm LFCSP封装.额 定温度范围为?40°C至+85°C,同时提供无铅评估板. ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责.如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册. Rev. A | Page

2 of

36 目录 修订历史 2011年9月―修订版0:初始版 2012年6月―修订版0至修订版A ADRF6701 特性.1 应用.1 概述.1 功能框图.1 修订历史.2 技术规格.3 时序特性.6 绝对最大额定值.7 ESD警告.7 引脚配置和功能描述.8 典型性能参数

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题