编辑: 被控制998 | 2019-07-15 |
2 图2. 输入信号测量参考 除非另有说明,否则所有数字 I/O 开关特性均假设输出引脚具备下列特性. ? CL=30 pF 负载 ? 压摆率禁用 ? 正常驱动强度 2.2 静态电气特性 通用
6 Kinetis KL02
32 KB Flash, Rev
4 08/2014 Freescale Semiconductor, Inc. 2.2.1 电压和电流工作要求 表5. 电压和电流工作要求 符号 说明 最小值 最大值 单位 注释 VDD 供电电压 1.71 3.6 V VDDA 模拟供电电压 1.71 3.6 V ― VDD C VDDA VDD 至VDDA 差分电压 C0.1 0.1 V ― VSS C VSSA VSS 至VSSA 差分电压 C0.1 0.1 V ― VIH 输入高电压 ? 2.7 V ≤ VDD ≤ 3.6 V ? 1.7 V ≤ VDD ≤ 2.7 V 0.7 * VDD 0.75 * VDD ― ― V V ― VIL 输入低电压 ? 2.7 V ≤ VDD ≤ 3.6 V ? 1.7 V ≤ VDD ≤ 2.7 V ― ― 0.35 * VDD 0.3 * VDD V V ― VHYS 输入迟滞 0.06 * VDD ― V ― IICIO IO 引脚负 DC 注入电流―单引脚 ? VIN <
VSSC0.3V -3 ― mA
1 IICcont 连续引脚 DC 注入电流 ― 区域限制,包括
16 个连续 引脚的负注入电流之和 ? 负电流注入 C25 ― mA ― VODPU 开漏上拉电压电平 VDD VDD V
2 VRAM 保持 RAM 数据所需的 VDD 电压 1.2 ― V ― 1. 所有 I/O 引脚均通过 ESD 保护二极管内部钳位至 VSS.VDD 未连接二极管.如果观察到 VIN 大于 VIO_MIN (= VSS-0.3 V), 则无需在管脚上提供限流电阻.如果未观察到该限制,则需要一个限流电阻.负DC 注入限流电阻的计算公式如下:R = (VIO_MIN - VIN)/|IICIO|. 2. 开漏输出必须上拉至 VDD. 2.2.2 LVD 和POR 工作要求 表6. VDD 电源 LVD 和POR 工作要 求 符号 说明 最小值 典型值 最大值 单位 注释 VPOR 下降沿电压 VDD POR 检测电压 0.8 1.1 1.5 V ― VLVDH 下降沿低压检测阈值 ― 高范围(LVDV = 01) 2.48 2.56 2.64 V ― VLVW1H VLVW2H VLVW3H 低压警告阈值 ― 高范围 ?
1 级压降(LVWV = 00) ?
2 级压降(LVWV=01) 2.62 2.72 2.82 2.70 2.80 2.90 2.78 2.88 2.98 V V V
1 下一页继续介绍此表... 通用 Kineti........