编辑: yn灬不离不弃灬 | 2015-08-25 |
47 15.9. 直流和交流特性
图表.48 16. MCU 的指令架构
52 16.1. 指令集列表
52 17. 封装信息
54 17.1 封装标识信息.54 17.2 详细封装
54 18. 包装方式
57 18.1 编带尺寸
57 18.1.1 SOP-8.57 18.1.2 SOT23-6.58 附录 1,文档版本历史.60 Fremont Micro Devices Preliminary FT60F01x Rev1.18 第5页2018-12-21 芯片版本历史 版本 描述 A 初版 B 修正以下问题: 使能 PWRT 情况下,PWRT 延时结束时计数器没有清 0(具体请看 4.3 小节) C 内部优化 D E F G H I J K L M WDT 复位将引发 BOOT,即重新芯片配置,具体请看 4.6 小节 N 内部优化 O POR、LVR 复位期间关闭 FOSC 以节省功耗 LVR 使能模式改变(具体请看 MSCKCON.SLVREN 位描述) P 内部优化 Q R S Fremont Micro Devices Preliminary FT60F01x Rev1.18 第6页2018-12-21 1. 数字功能框图和程序存储器、脚位图 1.1数字功能框图 图1.1 数字功能框图 1.2 程序存储器 地址寄存器为
13 位(0x0000 ~ 0x1FFF),最多支持 8K 地址空间.程序存储器一共 1Kx14b (0x0000 ~ 0x03FF) ,加上额外 ID 和配置信息区,共32x14b,它们由 FLASH 构成.一个 PAGE 是16 个字,一共有
66 个PAGE. 其中 0~0x03FF 对主程序区访问, 其中未实现部分 0x400~0x1FFF 保留. ID 和配置信息区从 0x2000 开始, 到0x201F 结束. 图1.2 程序空间地址映射 Fremont Micro Devices Preliminary FT60F01x Rev1.18 第7页2018-12-21 1.3 脚位图 图1.3 FT60F01x 封装 SOT23-6,SOP-8 脚位图 以下为芯片管脚的详细描述: 管脚名 功能名 输入信 号类型 输出信号 类型 具体描述 上下拉 PA0/ICSPCLK PA0 ST CMOS GPIO with IOC and WPU 可配置上拉 ICSPCLK ST --- Debug/烧录模式串口 clock 信号 (Fmax=6MHz) --- PA1/ICSPDAT PA1 ST CMOS GPIO with IOC and WPU 可配置上拉 ICSPDAT ST CMOS Debug/烧录模式串口 data 信号 (Fmax=6MHz) PA2/T0CKI/INT PA2 ST CMOS GPIO with IOC and WPU 可配置上拉 T0CKI ST --- Timer
0 源头时钟输入 (Fmax=4MHz) INT ST --- 外部中断输入 PA3/MCLRB PA3 ST --- Input only with IOC MCLRB ST --- 外部复位输入 PA4/CLKO PA4 ST CMOS GPIO with IOC and WPU 可配置上拉 CLKO --- CMOS 测试时钟输出 (Fmax=10MHz) PA5 PA5 ST CMOS GPIO with IOC and WPU 可配置上拉 注意: 1. IOC:Interrupt on change,通用 IO 2. WPU:Weak pullup 3. ST:带CMOS 电平的施密特触发器输入 Fremont Micro Devices Preliminary FT60F01x Rev1.18 第8页2018-12-21 2. SFR 2.1 地址映射 2.1.1. SFR,BANK0 Address (HEX) Name Bit7 Bit6 Bit5 Bit4 Bit3 Bit2 Bit1 Bit0 Reset, POR BANK0
0 INDF 使用 FSR 的内容对数据存储器进行访问(非物理寄存器) xxxx xxxx
1 TMR0 TIMER0 计数器 xxxx xxxx
2 PCL 程序计数器低
8 位0000
0000 3 STATUS - - PAGE /TF /PF Z HC C --01 1xxx
4 FSR 间接寻址指针寄存器 xxxx xxxx
5 PORTA - - PA5 PA4 PA3 PA2 PA1 PA0 --00 x000
6
7
8
9 A PCLATH 程序计数器高
3 位锁存器 ---- -000 B INTCON GIE PEIE T0IE INTE PAIE T0IF INTF PAIF
0000 0000 C PIR1 EEIF CKMEAIF - - - - TMR2IF - 000- 000- D E F
10
11 TMR2 TIMER2[7-0] timer2 module register
0000 0000
12 T2CON - TOUTPS[3-0] TMR2ON T2CKPS -000
0000 13
14
15
16
17
18 WDTCON - - - WDTPS3 WDTPS2 WDTPS1 WDTPS0 SWDTEN ---0
1000 19 1A 1B MSCKCON - - - SLVREN - CKMAVG CKCNTI - ---0 -00- 1C SOSCPRL SOSCPR [7-0]
1111 1111 1D SOSCPRH - - - - SOSCPR [11-8] ----
1111 Fremont Micro Devices Preliminary FT60F01x Rev1.18 第9页2018-12-21 1E 1F 40~7F SRAM,64Bytes (user usable) xxxx xxxx 注意: 1. 未实现,保留,读02.1.2. SFR,BANK1 Address (HEX) Name Bit7 Bit6 Bit5 Bit4 Bit3 Bit2 Bit1 Bit0 Reset, POR BANK1