编辑: 阿拉蕾 | 2019-07-02 |
1 更改图46.17 更改 术语 部分.19 更改图53.25 更改图55.27 更新外形尺寸并更改订购指南
29 2012年2月―修订版A至修订版B 删除线性度补偿部分.3 2011年12月―修订版0至修订版A 更改表2
3 更改图48.18 更改DAC寄存器部分.22 更改表10和11.23 2011年11月―修订版0:初始版 AD5760 Rev. C | Page
3 of
32 表2. A、B级1 参数 最小值 典型值 最大值 单位 测试条件/注释 静态性能2 分辨率
16 位 积分非线性误差(相对精度) ?0.5 +0.5 LSB B级,VREFx = ±10 V、+10 V和+5 V ?2 +2 LSB A级,VREFx = ±10 V、+10 V和+5 V 差分非线性误差 ?0.5 +0.5 LSB B级,VREFx = ±10 V、+10 V和+5 V ?1 +1 LSB A级,VREFx = ±10 V、+10 V和+5 V 长期线性误差稳定性3 0.00625 LSB 750小时后,TA = 135°C 满量程误差 ?0.75 ±0.2 +0.75 LSB VREFP = +10 V, VREFN = ?10 V ?1.4 ±0.17 +1.4 LSB ?2.5 ±0.1 +2.5 LSB VREFP =
5 V, VREFN =
0 V VREFP =
10 V, VREFN =
0 V 满量程误差温度系数 ±0.026 ppm/°C VREFP = +10 V, VREFN = ?10 V 零刻度误差 ?1.2 ±0.0812 +1.2 LSB VREFP = +10 V, VREFN = ?10 V ?2.5 ±0.044 +2.5 LSB VREFP =
10 V, VREFN =
0 V VREFP =
5 V, VREFN =
0 V ?5.2 ±0.056 +5.2 LSB 零电平误差温度系数 ±0.025 ppm/°C VREFP = +10 V, VREFN = ?10 V 增益误差 ?19 ±2.3 +19 ppm FSR VREFP = +10 V, VREFN = ?10 V ?35 ±1.9 +35 ppm FSR VREFP =
10 V, VREFN =
0 V ?68 ±0.9 +68 ppm FSR VREFP =
5 V, VREFN =
0 V 增益误差温度系数 ±0.018 ppm/°C VREFP = +10 V, VREFN = ?10 V R
1、RFB 匹配 0.015 % 输出特性 输出电压范围 VREFN VREFP V 输出电压建立时间 2.5 ?s
10 V阶跃至0.02%,使用ADA4898-1 缓冲器,单位增益模式 3.5 ?s 125代码阶跃至±1 LSB4 输出噪声频谱密度
8 nV/√Hz
1 kHz,DAC代码 = 中间电平
8 nV/√Hz
10 kHz,DAC代码 = 中间电平 输出电压噪声 1.1 ?V p-p DAC编码=中量程,0.1 Hz至10 Hz带宽 中间电平毛刺脉冲4
14 nV-sec VREFP = +10 V, VREFN = ?10 V 3.5 nV-sec VREFP =
10 V, VREFN =
0 V
4 nV-sec VREFP =
5 V, VREFN =
0 V MSB段毛刺脉冲4
14 nV-sec VREFP = +10 V,VREFN = -10 V,参见图43 3.5 nV-sec VREFP =
10 V,VREFN =
0 V,参见图44
4 nV-sec VREFP =
5 V,VREFN =
0 V,参见图45 输出使能毛刺脉冲
57 nV-sec 消除输出接地箝位时 数字馈通 0.27 nV-sec 直流输出阻抗(正常模式) 3.4 k? 直流输出阻抗(输出箝位至接地)
6 k? 技术规格 除非另有说明,VDD = +12.5 V至+16.5 V,VSS = ?16.5 V至?12.5 V,VREFP = +10 V,VREFN = ?10 V,VCC = 2.7 V至5.5 V, IOVCC = 1.71 V至5.5 V,RL = 空载,CL = 空载,所有规格均相对于TMIN 至TMAX 而言. AD5760 Rev. C | Page
4 of
32 参考输入 VREFP 输入范围
5 VDD ? 2.5 V VREFP 输入范围 VSS + 2.5
0 V 输入偏置电流 ?20 ?0.63 +20 nA ?4 ?0.63 +4 TA = 0°C至105°C 输入电容
1 pF VREFP, VREFN 逻辑输入 输入电流5 ?1 +1 ?A 输入低电压VIL 0.3 * IOVCC V IOVCC = 1.71 V至5.5 V 输入高电压VIH 0.7 * IOVCC V IOVCC = 1.71 V至5.5 V 引脚电容
5 pF 逻辑输出(SDO) 输出低电压VOL 0.4 V IOVCC = 1.71 V至5.5 V,吸入1 mA 输出高电压VOH IOVCC ? 0.5 V IOVCC = 1.71 V至5.5 V,流出1 mA 高阻抗漏电流 ±1 ?A 高阻抗输出 电容
3 pF 电源要求 所有数字输入接DGND或IOVCC VDD 7.5 VSS +
33 V VSS VDD ?
33 ?2.5 V VCC 2.7 5.5 V IOVCC 1.71 5.5 V IOVCC ≤ VCC IDD 10.3
14 mA ISS ?10 ?14 mA ICC
600 900 ?A IOICC
52 140 ?A SDO禁用 直流电源抑制比 ±7.5 ?V/V ?VDD ± 10%, VSS = ?15 V ±1.5 ?V/V ?VSS ± 10%, VDD =
15 V 交流电源抑制比
90 dB ?VDD ±