编辑: Mckel0ve 2019-07-07
www.

cypress.com 文档编号:001-96372 版本*A

1 AN84060 QDR? -IV 设计指南 作者:Pritesh Mandaliya/Dev Mandya 相关器件系列:CY7C4*2*KV

13、CY7C4*4*KV13 相关应用笔记:AN

79938、AN4065 AN84060 介绍了 QDR ? -IV(赛普拉斯的四路数据速率 SRAM 系列)的关键特性、功能描述、工作模式、功耗计算、以及 电路板设计指南的信息.本应用笔记还说明了 QDR-II、QDR-II+和QDR-IV SRAM 系列器件之间的区别. 目录

1 简介

1 2 QDR-IV 高级特性总结.3

3 功能描述

4 3.1 时钟信号说明.4 3.2 读/写操作.5 3.3 校正训练序列.7 3.4 分组操作.11 3.5 总线转换的注意事项

12 3.6 总线反转.13 3.7 数据总线反转.14 3.8 地址奇偶校验.15

4 存储器控制器的设计建议

16 4.1 纠错码(ECC)17

5 QDR-IV 工作模式.17

6 电路板设计指南

18 6.1 QDR-IV 输入电压要求.18 6.2 去耦电容要求.19 6.3 确定电路板去耦电容

19 6.4 电路板布局指导

24 6.5 输出数据有效窗口.24

7 功耗和结温

26 7.1 ODT 功能被禁用.26 7.2 在HSTL 信令中使能 ODT 功能

27 7.3 在POD 信令中使能 ODT 功能.28 7.4 x18 器件的示例.30

8 宽度扩展.31 8.1 宽度扩展配置的建议.31

9 深度扩展.32 9.1 深度扩展配置的建议.32

10 QDR-IV 与QDR-II+和QDR-II+ Xtreme 器件的比较

34 10.1 架构、带宽、功耗以及特性比较

34 10.2 RTR 比较.35 10.3 QDR ? -II、QDR-II+和QDR-IV 器件中的 引脚差

36 11 总结.45

12 参考.45

13 附录.46 全球销售和设计支持.48

1 简介 流媒体视频,云服务和移动数据使全球网络流量不断增长.为了支持这种增长,下一代网络系统必须提供更快的线路速 率和每秒处理数百万个数据包的能力.数据包的顺序是随机的,并且每个数据包需要几个存储器数据传输来处理.在高 性能网络系统中,数据包流量需要每秒处理数亿万存储器数据传输,用于寻找来自转发表的路由或用于更新统计信息. 因此,数据包速率与随机存储器访问速率直接成正比关系.下一代网络设备需要具有很高的随机存取速率(RTR)的 性能以及跟得上日益增长的网络流量速度的带宽. 专门设计的赛普拉斯的高带宽 QDR-IV SRAM,就是为了得到更好的 RTR 性能,并满足各项网络功能要求,如更新统 计信息、跟踪流状态、处理数据包以及执行表查找. QDR? -IV 设计指南 www.cypress.com 文档编号:001-96372 版本*A

2 尤其是 RTR 能够测量存储器可以执行的完全随机存储器数据传输(读或写)的次数,亦即处理随机数据的速率(或随 机处理速率).该度量值独立于存取处理过程中被访问的位数.RTR 的测量单位是每秒百万条事务(MT/s). 图1中所示的

图表对 QDR-II+、QDR-II+ Xtreme 和QDR-IV 器件的最大 RTR 值和带宽进行了比较.如图所示,QDR- IV 的性能比 QDR-II+器件的性能提高两倍.所以,QDR-IV 是高性能网络系统的理想选择. 图1. RTR 和带宽比较 QDR-IV 系列包括: ? QDR-IV 高性能(HP)SRAM:为两字突发架构器件,在每个周期中能够以最高

667 MHz 的频率进行两次访问, 并且读取操作的延时为

5 个时钟周期. ? QDR-IV 极高性能(XP)SRAM:为分页的两字突发架构器件,在每个周期中能够以最高

1066 MHz 的频率进行两 次访问,并且读取操作的延迟为

8 个时钟周期.由于频率增大,QDR-IV XP 能够提供

2132 MT/s 的RTR 和153.5 Gb/s 的带宽. QDR? -IV 设计指南 www.cypress.com 文档编号:001-96372 版本*A

下载(注:源文件不在本站服务器,都将跳转到源网站下载)
备用下载
发帖评论
相关话题
发布一个新话题